Tải bản đầy đủ - 0 (trang)
Các cổng logic cơ bản

Các cổng logic cơ bản

Tải bản đầy đủ - 0trang

Dùng VOM đo giá trị điện áp tại chân số 3 của IC NE555, giá trị đo được V2 = 2.16 V



Ta thấy V1 = V2



IC NE555 thực hiện vai trò là mạch dao động tạo xung Clock





Quan sát hình dạng của xung clock bằng cách sử dụng kênh 1 (kênh X) của dao động ký. Từ d

xác định chu kỳ và tần số dao động của xung clock:

Thời gian có xung: TON = 10.1 µs

Thời gian khơng có xung: TOFF = 12 µs

Chu kỳ dao động: T = TON + TOFF = 22.1 µs

Tần số dao động: f = 1/T = 45 Hz





Sử dụng thêm kênh 2 (kênh Y) của dao động ký quan sát dạng sóng tại chân số 6 của IC NE55



Điện áp nạp của tụ không tăng tuyến tính vì tăng theo hàm mũ





Nếu muốn tạo ra điện áp nạp tuyến tính (điện áp có dạng tam giác) phải cải tiến mạch dao độn

hằng τ=RC lớn , có thể tăng R hay giảm điện dung tụ điện



Giá trị điện áp trung bình của nguồn xung clock theo công thức:



2.24(V)





Kiểm tra mức logic ‘0’ và ‘1’ của các ngõ vào input A, B bằng cách sử dụng VOM ta có bảng

Mức



Điện áp đo được bằng VOM



Logic

Input A



Input B



Logic 0



0.25mV



3mV



Logic 1



4.91V



4.93V



c. Kiểm tra bảng chân trị của các cổng logic:



Sử dụng các dây nối, các connector lần lượt cấp tín hiệu logic ‘0’ và ‘1’ cho các đầu vào A và B của

mức logic ở các ngõ vào A, B. Quan sát trạng thái đèn LED tại ngõ ra của cổng AND và dùng VOM

để kiểm tra lại bảng chân trị (bảng trạng thái) của cổng AND OR, NAND, NOR, XOR, XNOR. Ứng

quả đo sau:

Bảng chân trị cổng AND:

A



B



Y = A.B



Điện áp VY



0



0



0



0.1V



0



1



0



0.1V



1



0



0



0.1V



1



1



1



3.97V



Bảng chân trị cổng NAND

A



B



Y



Điện áp VY



0



0



1



4.12V



0



1



1



4.12V



1



0



1



4.12V



1



1



0



0.11V



A



B



Y



Điện áp VY



0



0



0



0.14V



0



1



1



3.69V



1



0



1



3.69V



1



1



1



3.69V



A



B



Y



Điện áp VY



0



0



1



3.95V



Bảng chân trị cổng OR



Bảng chân trị cổng NOR



0



1



0



0.17V



1



0



0



0.17V



1



1



0



0.17V



A



B



Y



Điện áp VY



0



0



0



0.15V



0



1



1



4.95V



1



0



1



4.95V



1



1



0



0.15V



A



B



Y



Điện áp VY



0



0



1



4.95V



0



1



0



0.16V



1



0



0



0.16V



1



1



1



4.95V



Bảng chân trị cổng XOR



Bảng chân trị cổng XNOR



d. Sử dụng cổng AND và NAND để đóng/mở tín hiệu:



Cổng AND và NAND cho tín hiệu đi qua khi ngõ vào : A = 0



Cổng AND và NAND khơng cho tín hiệu đi qua khi ngõ vào: A = 1





Sự khác nhau của dạng sóng ngõ ra Y1 và Y2 khi sử dụng cổng AND và NAND để đóng mở t

mở tín hiệu khác nhau



e. Sử dụng cổng XOR và XNOR để



đệm và đảo mức tín hiệ

Khối XOR/XNOR



Trong đó: A đóng vai trò là ngõ vào điều khiển (control) và B đ

Sử dụng 2 kênh của dao động ký để quan sát các tín hiệu sau:



Kênh 1 quan sát tín hiệu ngõ vào B



Kênh 2 quan sát tín hiệu ngõ ra X1

B khơng đổi khi A=1 : thời gian có xung X1 lớn hơn khi A=0



Lần lượt thay đổi vị trí của cơng tắc A để thay đổi mức logic của ngõ vào tín hiệu điều khiển A và qu

dạng sóng quan sát được:





Khi ngõ vào điều khiển A = 1 thì: X1 = B



Khi ngõ vào điều khiển A = 0 thì: X1 = B

Khơng thể dùng cổng XOR / XNOR để đóng/mở tín hiệu dữ liệu được

Kết luận :

Chỉ có thể dung cổng NAND or NOR để đóng mở tín hiệu

2. Cấu tạo ngõ ra của cổng TTL

Các khối mạch được sử dụng: OPEN COLLECTOR, TRI-STATE OUTPUT.

Các vi mạch được sử dụng:



7407: 06 cổng đệm cấu tạo ngõ ra cực thu để hở (Hex Buffer with Open Collector)



74LS14: 06 cổng đảo Schmitt Trigger (Hex Schmitt Trigger Inverter)



74LS04: 06 cổng đảo



74LS126: 04 cổng đệm với cấu tạo ngõ ra 3 trạng thái.



a. Đặc tính của cổng ĐẢO loại Schmitt Trigger (74LS14)



Chúng ta thử quan sát điện áp tại đầu ra của cổng ĐẢO khi đặt ở đầu vào một tín hiệu xung có tần số

xung rất rộng), xét 2 trường hợp: cổng đảo loại chuẩn (standard) và cổng đảo loại Schmitt. Dạng són



R

õ ràng khi sử

hiệu biến thiê

loại bỏ được c



Đặc tuyến tru

sau:



Y

êu cầu của th

áp VUTP và VL

được đặc tuyế



Thực hiện mạ



Trong đó V là nguồn đ

COMPARISON và c

chỉnh trimmer POSIT

nghiệm (Base Unit).

Các bước tiến hành:



Lắp mạch thí nghiệm như hình vẽ trên:





Dùng VOM đo điện áp ở ngõ vào A, điều chỉnh điện áp vào V A có giá trị nhỏ nhất (xấp xỉ 0V)

logic 0.





Quan sát điện áp ngõ ra Y trên kênh 1 của dao động ký, sẽ thấy điện áp V Y tương ứng mức log





Điều chỉnh trimmer nguồn cung cấp để tăng dần điện áp vào V A và quan sát trên dao động ký

logic 0 thì dừng lại. Điện áp ngõ vào VA đo được bằng VOM chính là điện áp VUTP, có giá trị l



Tài liệu bạn tìm kiếm đã sẵn sàng tải về

Các cổng logic cơ bản

Tải bản đầy đủ ngay(0 tr)

×